專用集成電路與系統國家重點實驗室
講座信息
報告人:Prof. Xiang Gao 高翔(浙江大學)
時間⏭:11月28日星期三上午10:30am-11:30am
地點🌘☁️:張江校區微電子樓369會議
Title: Sub-sampling PLL Techniques: An Overview
Abstract:
PLLs and frequency synthesizers are key building blocks in wireless transceivers for applications like IoT, 5G communication and Automotive Radars. With the trend of higher data-rate, higher carrier frequency and higher order of modulation, the jitter or phase noise requirement becomes more demanding given a limited power budget. This talk discusses the design technique and recent advances of the low jitter sub-sampling PLL architecture .
Biography:
高翔博士2004年本科畢業於浙江大學,2010年獲荷蘭屯特大學Bram Nauta教授組最優等博士學位。2010年至2016年任職於美滿電子科技Marvell加州矽谷總部𓀚,歷任資深工程師🚑,主任工程師😩⛈,資深主任工程師,首席工程師以及研發經理。2016年至2018年任美國默升科技Credo技術總監🧮。2018年8月份加入浙江大學信電沐鸣🧑🏿🎄。現為IEEE 高級會員,領域頂級會議ISSCC學術委員會委員🧑🏽🎤,以及RFIC和CICC的學術委員會委員🙇🏿♀️,在國際知名期刊和會議上發表論文20多篇,其中ISSCC 6篇,持有8項第一發明人美國專利🚶🏻♀️➡️🪽。